Diseño de un codificador y decodificador digital Reed-Solomon usando programación en VHDL

Authors

  • Cecilia Cecilia Sandoval Facultad de Ingeniería, Universidad de Carabobo

DOI:

https://doi.org/10.5377/nexo.v21i01.393

Keywords:

codificador Reed-Solomon, diseño de hardware, VHDL

Abstract

En este artículo se presenta un procedimiento práctico para el diseño de un codificador/decodificador Reed-Solomon a través de la descripción funcional usando lenguaje descriptor de hardware (VHDL) con la herramienta de programación Xilinx ISE 9.2i. Este trabajo propone un diseño que usa los beneficios que presenta la programación VHDL, su característica de modularidad, y la estrategia de seccionar el diseño en componentes menos complejos para facilitar el proceso. Además, se detalla la metodología del diseño del decodificador a través de procesamiento paralelo. Para la validación del comportamiento del codificador/decodificador, se realizaron simulaciones con el programa ModelSim XE 5.7c.

Palabras claves: codificador Reed-Solomon; diseño de hardware; VHDL

Downloads

Download data is not yet available.
Abstract
1809
PDF (Español (España)) 2544

Author Biography

Cecilia Cecilia Sandoval, Facultad de Ingeniería, Universidad de Carabobo

es Ingeniero Electricista y Magíster en Ingeniería Eléctrica en la Universidad de Carabobo,
Venezuela. Siendo su área de investigación procesamiento digital de datos con énfasis en aplicaciones de hardware reconfigurable. Docente-Investigador en la Universidad Nacional Experimental de las Fuerzas Armadas (UNEFA), Venezuela.

Published

2011-06-02

How to Cite

Cecilia Sandoval, C. (2011). Diseño de un codificador y decodificador digital Reed-Solomon usando programación en VHDL. Nexo Scientific Journal, 21(01), 2–10. https://doi.org/10.5377/nexo.v21i01.393

Issue

Section

Articles

Similar Articles

1 2 3 4 5 6 7 8 9 10 > >> 

You may also start an advanced similarity search for this article.